检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西北工业大学计算机学院,西安710072 [2]中国科学院计算技术研究所前瞻研究中心,北京100190
出 处:《计算机科学》2012年第8期304-310,共7页Computer Science
基 金:国家自然科学基金项目(60736012;60773223;61003037;61173047);国家"863"基金项目(2009AA01Z110)资助
摘 要:片上多核处理器(CMP)通常采用私有或者共享的末级高速缓存(cache)结构,而共享末级cache一般使用静态地址映射机制。该机制将各处理器临时私有访问的数据映射于分布在其他处理器的末级cache中,使得各处理器对临时私有数据的访问延时增加。针对该问题,提出了一种动静结合的共享末级cache地址映射方法。该方法可将原来静态映射于其他处理器末级cache中的临时私有数据动态映射于访问者处理器的本地末级cache中,减少了大量静态映射所造成的长延时非本地末级cache访问,从而有效降低了整个共享末级cache的访问延时,在提高性能的同时降低了功耗和带宽使用。实验结果表明,动静结合的地址映射方式应用于采用环连接互连结构和侦听顺序环协议的CMP结构时,可获得的平均性能提升为9%,最大性能提升为38%。The shared last level cache(LLC) of CMP often uses a static address mapping method.This method may map some processor’s temporary private data to other processor’s last level cache.The processor needs longer access latency on these data than on the data mapped to local.This paper proposed a combined method of dynamic and static address mapping.The method can map most temporary data to their accessing processor’s cache,so that these data’s access latency can be reduced to local LLC access latency and the power and bandwidth of interconnection wasted for these data are saved.The experiment results show that the combined method of static and dynamic address mapping used in a CMP with a ring interconnection and SOR cache coherence protocol can obtain average performance increase of 9%,and the maximum is 38%.
关 键 词:片上多核处理器 共享末级高速缓存 地址映射机制 环 侦听顺序环协议
分 类 号:TP302[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.235