用于分组加密和认证的VLIW DSP  被引量:1

VLIW DSP FOR BLOCK CIPHER AND AUTHENTICATION

在线阅读下载全文

作  者:麻军平[1] 许杰[1] 何虎[1] 

机构地区:[1]清华大学微电子学研究所,北京100084

出  处:《计算机应用与软件》2012年第10期291-293,317,共4页Computer Applications and Software

摘  要:设计一款6发射超长指令字(VLIW)数字信号处理器(DSP),用于实现分组加密和认证。DSP中设计了面向常用算法:数据加密标准DES、高级加密标准AES和国际数据加密算法IDEA的专用指令,可以显著提高DSP的吞吐率。在设计完成的硬件上,使用汇编语言实现了DES、AES、IDEA、安全哈希算法SHA-1和消息摘要算法MD5,吞吐率均达到480 Mbps以上。DSP在TSMC65nm工艺下,工作频率达到310 MHz,面积19.7万门。A 6-issue very long instruction word (VLIW) DSP is designed for block cipher and authentication. In DSP the algorithms for popular use are designed, they are the dedicated instructions including DES (Data Encryption Standard), AES (Advance Eneryption Standard) and IDEA (International Data Encryption Algorithm), which can significantly enhance the throughput of DSP. In the hardware designed and achieved, the assembly language are employed to implement DES, AES, IDEA, SHA-1 ( secure hash algorithm) and MD5 (message digest algorithm), and the throughput is over 480 Mbps each. Using TSMC 65 nm technology, the work frequency of DSP achieves 310 MHz, and the area is 197 K gates.

关 键 词:数字信号处理器 DES算法 AES算法 IDEA算法 SHA-1算法 MD5算法 

分 类 号:TP309[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象