检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]成都大学现代教育技术中心,成都610106 [2]电子科技大学电子工程学院,成都610054 [3]中国石油川庆钻探工程有限公司井下作业公司,成都610051
出 处:《现代雷达》2012年第10期28-31,共4页Modern Radar
基 金:总装预研基金资助项目
摘 要:提出了一种可变分数延时宽带数字滤波器的优化设计方法,该方法首先采用内插的方法提高采样率,降低信号的归一化带,再采用Farrow结构来实现分数延时,通过抽取,恢复信号的初始采样率。其实现形式采用基于多相滤波的级联结构,使得内插和抽取相互抵消,降低滤波器的阶数,提高运算效率。采用基于FPGA的并行分布式算法,设计利用了器件的结构特点以及与器件特性独立的2种方法,在时域实现了高速、高阶的宽带分数延时滤波器,并在Altera Stratix FPGA上进行了仿真验证,最高工作频率分别为184 MHz和119 MHz。An optimization design method of wide-bandwidth fractional delay filter(FDF) is proposed in this paper. A two times oversampled input signal is produced , halfband limited and then passed through a variable FDF, which is designed using the far- row structure. The resulting signal is then decimated by two in order to revert to the original sampling frequency. A polyphase structure provides an efficient implementation of the filter. Using the parallel distributed arithmetic based on FPGA, two methods then, one of which is device dependent while the other is device independent , are designed to implement the FDF. The maximum operating frequencies of 184 MHz and 119 MHz have been achieved for the two methods when they are implemented in Altera Stratix FPGA.
关 键 词:数字滤波器 分数延时 多相滤波 宽带 并行分布式算法
分 类 号:TN713[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7