检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]空间电子信息技术研究院通信技术研究室,陕西西安71000
出 处:《电子科技》2012年第11期42-44,共3页Electronic Science and Technology
摘 要:针对高阶FIR抽取滤波器直接型结构和多相滤波结构中存在乘法器资源使用较多,导致实际系统实现困难的问题,提出了一种适合FPGA实现的高效多相结构。该结构采用分时复用技术,通过提高FPGA工作时钟频率,对降采样后的滤波路数和每一路FIR滤波器中乘积和操作均复用一个乘法器,从而大幅节约了FPGA中乘法器资源的使用。结果表明,针对4 096阶滤波器和降采样率为512的实际抽取滤波器系统,只需要8个乘法器,且在Xilinx公司Virtex IV芯片上能稳定工作在204.8 MHz的时钟频率上。For the implementation of the FIR decimation filter with higher orders,many multipliers are required if the traditional direct or poly phase structure is employed.This increases the implementation difficulty in many practical systems.In this paper,an improved poly phase structure of the decimation filter is designed,which is more suitable for FPGA implementation.In the proposed structure,multi-channels and operations on sum of products are realized with only one multiplier by increasing the clock frequency of the FPGA.In a practical decimation filter system with 4 096-order filter and 512-order decimation ratio,the proposed filter module stably works at a clock frequency of 204.8 MHz and only requires 8 multipliers.
分 类 号:TN713[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7