基于FPGA的CMOS图像传感器LUPA-4000时序设计  被引量:3

Timing Design of CMOS Image Sensor LUPA-4000 Based on FPGA

在线阅读下载全文

作  者:陈彦[1] 张宏伟[1] 林宏宇[1] 

机构地区:[1]北京空间机电研究所,北京100076

出  处:《航天返回与遥感》2012年第5期62-67,共6页Spacecraft Recovery & Remote Sensing

摘  要:文章在分析CYPRESS公司CMOS图像传感器LUPA-4000驱动时序的基础上,采用现场可编程逻辑阵列(FPGA)作为其硬件实现平台,使用Verilog作为该时序设计的编程语言,设计了在其极限频率66MHz下,包含系统校时功能、积分时间可调功能、并行操作功能、多斜率积分功能和NDR(Non-destructive readout)功能的驱动时序。该设计不仅能产生正确的时序以驱动芯片正常工作,而且充分开发了该器件的辅助扩展功能,大大增加了器件使用的灵活性,有效提高了该传感器的成像品质。经软件仿真和结合硬件平台的测试证明:该设计的正确性和稳定性均满足要求。此时序设计驱动下的探测器芯片动态范围更大、工作更灵活,适合于空间探测,尤其适用于空间暗目标的动态跟踪。This paper describes the method to design the timing sequence for the CMOS image sensor LUPA-4000.The timing sequence includes the design of system time adjustment, parallel working, multi-slope integration, NDR (Non-destructive readout) and adjustable integration time. The design is implemented by FPGA (Field-Programmable Gate Array) and the test experiments show its good and stable performance. The LUPA- 4000 which is driven by the design is fit for space exploration and dynamic tracking of dark object.

关 键 词:CMOS图像传感器 时序控制 现场可编程逻辑阵列 空间探测 

分 类 号:V241.02[航空宇航科学与技术—飞行器设计]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象