DSP与FPGA的SRIO互连设计  被引量:7

Interconnection between DSP and FPGA Based on SRIO Protocol

在线阅读下载全文

作  者:俞健[1,2] 周维超[1] 刘坤[1,2] 

机构地区:[1]中国科学院光电技术研究所,成都610209 [2]中国科学院研究生院,北京100039

出  处:《半导体光电》2012年第6期902-905,共4页Semiconductor Optoelectronics

摘  要:在DSP+FPGA的高速图像处理系统中,针对系统数据量大、运算复杂的特点,提出了一种基于SRIO协议的DSP与FPGA处理器互连,并进一步使用FPGA中的MPMC控制器连接DDR2SDRAM,实现了图像处理系统内部处理器的共享存储。该方法通过在DSP和FPGA上编程,实现了SRIO协议中的存储器映射I/O事务(LSU)方式的传输,处理器之间通过SRIO接口传输的数据速率达到3.125Gb/s。实验结果表明,该方法有效地实现了处理器之间数据稳定可靠的传输,使系统内的数据交换灵活快捷,提高了DSP的协处理能力,很好地满足了处理系统实时性的需求。For the large data amount and computing complexity of the high-speed image processing system with the DSP+FPGA structure,an interconnection structure between DSP and FPGA processors is put forword based on SRIO protocol,and MPMC is used to implement shared storage of the internal processors.By programming on both DSP and FPGA processors,transactions in the direct I/O module are finally achieved in SRIO protocol.The interface can transfer data at the speed up to 3.125 Gb/s.Experimental results show the method can provide stable and reliable data transmission between processors,realizing flexible and efficient real-time data exchange within system.

关 键 词:SRIO 异构处理器互连 共享存储 

分 类 号:TN914.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象