检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:曹华敏[1] 刘鸣[1] 陈虹[1] 郑翔[1] 王聪[1] 王志华[1]
出 处:《微电子学》2013年第1期90-93,共4页Microelectronics
基 金:国家科技重大专项(2011ZX01034-001-001);国家自然科学基金资助项目(60906010)
摘 要:SRAM编译器一般需要配置具有各种字宽、各种容量的SRAM。针对这种需求,SRAM阵列和外围电路需要设计成具有可配置性、可复用性的结构。使用0.525μm2的6管存储单元,采用阵列划分、两级译码和具有本地时序的灵敏放大器,实现了适用于编译器的高速SRAM设计。基于SMIC 65nm CMOS工艺,对512kb的SRAM进行流片验证。测试结果表明,该SRAM在1.2V工作电压下可实现1.06ns的高速访问时间。SRAM compiler needs a variety of SRAMs with different sizes and word widths for configuration.To meet this demand,SRAM array and peripheral circuits should be designed as configurable and reusable.Based on 0.525 μm2 6T SRAM cell,a high-speed SRAM was designed for compiler using array partitioning,two-stage decoder and sense amplifier with local timing control.A 512 kb SRAM was fabricated based on SMIC's 65 nm CMOS process.Test results showed that the SRAM had an access time of 1.06 ns at 1.2 V operating voltage.
关 键 词:SRAM 阵列划分 两级译码 灵敏放大器 编译器
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.46