基于FPGA的双DM642并行通信系统的研究  

A study on double DM642 parallel communication system controlled by FPGA

在线阅读下载全文

作  者:杨皓宇[1] 薛双苓[2] 王磊[2] 郭宝强[1] 葛曼玲[1] 

机构地区:[1]河北工业大学电气工程学院,天津300130 [2]廊坊职业技术学院电气工程系,廊坊065000

出  处:《制造业自动化》2013年第4期15-18,共4页Manufacturing Automation

基  金:河北省2010年自然科学基金(E2010000053)

摘  要:本文提出了一种基于可编程逻辑门阵列(FPGA)的双数字信号处理器(DM642)并行通信系统,可应用于高速图像采集和数据处理。该系统采用双处理器流水线体系结构,一个DM642进行图像采集和算法处理,另一个DM642进行控制和网络传输;FPGA作为整个系统时序控制中心和数据交换枢纽,它产生各种控制信息以及时钟信号,并为两个DM642之间高速大块数据交换建立数据通道;从而使双处理器之间能够并行工作。经测试处理一帧大小为320x240的图像数据的时间约为15ms,可显著提高系统的处理能力和运行速度。

关 键 词:FPGA DM642 并行通信 

分 类 号:TP338.6[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象