二模冗余MIPS处理器的设计与实现  被引量:1

Design of Dual-modular MIPS Processor

在线阅读下载全文

作  者:何凯成[1] 施慧彬[1] 

机构地区:[1]南京航空航天大学计算机科学与技术学院,南京210016

出  处:《单片机与嵌入式系统应用》2013年第3期4-6,共3页Microcontrollers & Embedded Systems

摘  要:基于二模冗余技术和FPGA动态部分可重构技术设计了一种二模冗余MIPS处理器。处理器可以在不中断系统运行的同时,使用动态可重构技术修复系统故障;通过对系统内部重要模块设置冗余逻辑,保证了系统的稳定性。这两种技术的使用使得本处理器与其他处理器相比具有更高的可靠性和更长的寿命。处理器系统在Xilinx公司XC5VLX110T开发板的上板测试结果表明,此处理器能正常运行。The paper introduces a MIPS processor system based on dual-modular and FPGA dynamic partial reconfigurable technology. The FPGA dynamic partial reconfigurable technology makes it possible to repair faults without interrupting the system. The dual modu- lar technology ensures system stability by setting redundancy logic for important internal modules. These technologies indicate a higher reliability and longer life for the system. Results of on-board testing on Xilinx XC5VLXll0T show that the system works well.

关 键 词:二模冗余 FPGA 动态可重构 MIPS 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象