基于FPGA的全数字相干解调器的实现  被引量:4

An Implementation of All-Digital Coherent Demodulator Based on FPGA

在线阅读下载全文

作  者:袁君[1] 冯全源[1] 王丹[1] 

机构地区:[1]西南交通大学微电子研究所,四川成都610031

出  处:《微电子学与计算机》2013年第5期38-42,共5页Microelectronics & Computer

基  金:国家自然科学基金项目(60990320;60990323);国家"八六三"计划项目(2012AA012305)

摘  要:相干解调方案的抗噪能力和误码性能优良,广泛用于全数字接收机中.载波同步和位同步是其中的关键技术,直接影响到解调性能.本文以QPSK信号为例,用修正科斯塔斯环实现载波同步,用基于数字内插和Gardner算法的锁相环结构恢复定时时钟,并从工程应用的角度论述了相干解调器的硬件设计要点.最后在低成本FPGA芯片上验证了设计的可行性和正确性,该解调器抗噪性能良好,高速且实时,具有很大的工程参考价值.Coherent demodulation has excellent noise immunity and error performance, widely used in the all--digital receiver. Carrier synchronization and bit synchronization are the key technologies directly affecting the demodulation performance. Take QPSK signal for example, this paper uses evolutionary costas loop to achieve carrier synchronization, and PLL structure based on digital interpolation and Gardner algorithm to recover timing clock. From the perspective of project application, some key points of hardware implementation are discussed in detail. The feasibility and correctness of this design are verified on a low--cost Field Programmable Gate Array (FPGA) chip, the demodulator has good anti-- noise, high-- speed and real-- time performance, with great reference value of engineering.

关 键 词:相干解调 科斯塔斯环 内插器 FPGA 

分 类 号:TN76[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象