检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:孙振亚[1] 徐双恒[1] 陈华[1] 眭志凌[1] 闫小艳[1]
机构地区:[1]电子科技大学电子薄膜与集成器件国家重点实验室,四川成都610054
出 处:《微电子学与计算机》2013年第5期112-116,共5页Microelectronics & Computer
摘 要:基于0.13μm/3.3V CMOS工艺,设计了一种用于12bit 100MSPS Pipeline ADC的采样保持(S/H)电路.采用具有高线性度双边对称的无馈通自举采样开关,获得高增益、宽带宽的跨导前馈补偿共源共栅两级全差分跨导放大器,以及能显著降低增益误差的相关双采样S/H拓扑结构来搭建S/H电路.仿真结果表明:当在11.27MHz的输入信号,111MHz的采样信号下,该S/H电路无杂散动态范围(SFDR)86.4dB,功耗为32mW.A 12bit 100 MSPS pipelined analog--to digital converter (ADC) sample and hold circuit is designed based 0. 13μm/3. 3V CMOS process. In this circuit , a high linearity Double Side Symmetrical No Feed Through (DSSNFT) bootstrapped switch , a high gain wide bandwidth Cascode Transconductance Feed Forward (CTFF) compensation two-stage fully differential OTA and a low gain--error correlated double sampling S/H topology structure are used to build S/H circuit. The simulation results show that SFDR can reach 86. 4dB with input signal 11.27MHz and sample signal 111MHz. Power consumption is about 32mW at a 3.3V supply.
分 类 号:TN432[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.135.198.159