一种12位100MSPS采样保持电路的设计  

Design of a 12-bit 1000MSPS CMOS Sample and Hold Circuit

在线阅读下载全文

作  者:孙振亚[1] 徐双恒[1] 陈华[1] 眭志凌[1] 闫小艳[1] 

机构地区:[1]电子科技大学电子薄膜与集成器件国家重点实验室,四川成都610054

出  处:《微电子学与计算机》2013年第5期112-116,共5页Microelectronics & Computer

摘  要:基于0.13μm/3.3V CMOS工艺,设计了一种用于12bit 100MSPS Pipeline ADC的采样保持(S/H)电路.采用具有高线性度双边对称的无馈通自举采样开关,获得高增益、宽带宽的跨导前馈补偿共源共栅两级全差分跨导放大器,以及能显著降低增益误差的相关双采样S/H拓扑结构来搭建S/H电路.仿真结果表明:当在11.27MHz的输入信号,111MHz的采样信号下,该S/H电路无杂散动态范围(SFDR)86.4dB,功耗为32mW.A 12bit 100 MSPS pipelined analog--to digital converter (ADC) sample and hold circuit is designed based 0. 13μm/3. 3V CMOS process. In this circuit , a high linearity Double Side Symmetrical No Feed Through (DSSNFT) bootstrapped switch , a high gain wide bandwidth Cascode Transconductance Feed Forward (CTFF) compensation two-stage fully differential OTA and a low gain--error correlated double sampling S/H topology structure are used to build S/H circuit. The simulation results show that SFDR can reach 86. 4dB with input signal 11.27MHz and sample signal 111MHz. Power consumption is about 32mW at a 3.3V supply.

关 键 词:采样保持 ADC 自举采样开关 相关双采样 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象