BCH译码器并行钱式搜索电路的优化及实现  

Optimized and Implementation Parallel Chien Search Circuit for BCH Decoder

在线阅读下载全文

作  者:钟昌标[1,2] 王法翔[1,2] 黄圣勋[1,2] 

机构地区:[1]福州大学物理与信息工程学院,福建福州350002 [2]福建省集成电路设计中心,福建福州350002

出  处:《电视技术》2013年第11期1-3,11,共4页Video Engineering

摘  要:为了提高数据处理效率,BCH编译码电路都采用并行结构,但是并行结构大幅度增大电路的面积消耗及逻辑延迟。对并行钱氏搜索中占主要资源的单变量乘法器进行优化。仿真综合结构表明,BCH码(16 459,16 384,5)在此简化乘法器的基础上,其并行结构电路在面积资源的优化率可达81.9%,关键路径延迟的优化率可达66.4%。In order to improve the data processing efficiency, the BCH coder and decoder circuit both adopt parallel structure. The single variable finite field multipliers which occupy the main resources of parallel Chien search circuit is optimized in this paper. Synthetic simulation shows that, BCH code(16 459, 16 384, 5) on the basis of the simplified multiplier, parallel structure circuit resources optimization rate can be 81.9% in the area and the critical path delay optimization rate can be 66.4%.

关 键 词:BCH码 钱氏搜索 乘法器 

分 类 号:TN94[电子电信—信号与信息处理] TN492[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象