检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:钟昌标[1,2] 王法翔[1,2] 黄圣勋[1,2]
机构地区:[1]福州大学物理与信息工程学院,福建福州350002 [2]福建省集成电路设计中心,福建福州350002
出 处:《电视技术》2013年第11期1-3,11,共4页Video Engineering
摘 要:为了提高数据处理效率,BCH编译码电路都采用并行结构,但是并行结构大幅度增大电路的面积消耗及逻辑延迟。对并行钱氏搜索中占主要资源的单变量乘法器进行优化。仿真综合结构表明,BCH码(16 459,16 384,5)在此简化乘法器的基础上,其并行结构电路在面积资源的优化率可达81.9%,关键路径延迟的优化率可达66.4%。In order to improve the data processing efficiency, the BCH coder and decoder circuit both adopt parallel structure. The single variable finite field multipliers which occupy the main resources of parallel Chien search circuit is optimized in this paper. Synthetic simulation shows that, BCH code(16 459, 16 384, 5) on the basis of the simplified multiplier, parallel structure circuit resources optimization rate can be 81.9% in the area and the critical path delay optimization rate can be 66.4%.
分 类 号:TN94[电子电信—信号与信息处理] TN492[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28