检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]武汉大学物理科学与技术学院,湖北武汉430072
出 处:《电视技术》2013年第11期12-14,21,共4页Video Engineering
基 金:湖北省自然科学基金项目(2011CDB272);中央高校基本科研业务费专项资金项目(2012202020204)
摘 要:HEVC编码框架采用了比H.264/AVC面积更大的DCT变换和更为灵活的自适应量化,在提高数据处理速度的同时,降低了编解码的失真率。基于HEVC的变换量化原理和模块化的思想,采用并行流水线结构和无乘法器方案实现了整数DCT变换及量化部分。系统采用MODELSIM进行功能仿真,基于Altera公司的Cyclone II系列可编程逻辑器件进行硬件验证测试,其最大时钟频率在170 MHz以上,数据处理能力在2 824 Mpixel/s以上,满足HEVC编码标准的性能要求,为HEVC编解码标准的硬件实现提供了参考。HEVC coding frame adopts larger size of DCT and more flexible adaptive quantization than H.264/AVC,enhancing the speed of data processing and reducing the distortion of encoding and decoding. According to the principle of the transform and quantization of HEVC and the idea of modularization, the implementation the DCT and quantization part with pipelining structure and non-multiplier resolution. The system is simulated in MODELSIM and verified in the Cyclone II-based FPGA. Its maximal work frequency is more than 170 MHz,the maximal throughput is more than 2 824 Mpixels/s,satisfying the performance requirement of HEVC and providing a reference for HEVC hardware implementation.
分 类 号:TN949.17[电子电信—信号与信息处理]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.7