65纳米工艺下低功耗高线性度音频ΣΔ模数转换器的研究与实现  被引量:1

Research and implementation of a low-power high-linearity audio ΣΔ ADC in 65nm process

在线阅读下载全文

作  者:曹天霖[1] 孙颖[1] 韩雁[1] 梁国[1] 廖璐[1] 罗豪[1] 

机构地区:[1]浙江大学信电系微电子与光电子研究所,浙江杭州310027

出  处:《电路与系统学报》2013年第2期74-78,共5页Journal of Circuits and Systems

基  金:国家自然科学基金(61274035);浙江省创新创业孵化项目

摘  要:本论文设计了一款适合音频应用的低功耗、高线性度ΣΔADC。此ADC包含了高性能2-1级联单比特量化ΣΔ调制器和采用ROM、RAM设计的低功耗,高面积利用率数字抽取滤波器。此款ADC芯片采用中芯国际65nm 1P8M混合信号CMOS制作工艺,核心面积为0.581平方毫米。测试结果表明,本文设计的ΣΔADC在22.05kHz的音频带宽内,采样频率为5MHz时最高信噪失真比可达90dB,动态范围为93dB,在1.2V供电电压下功耗为2.2mW,同时实现了高性能与低功耗。We designed an audio ΣΔ ADC which has low power consumption and high linearity.The proposed ΣΔ ADC contains a 2-1 cascaded 1-bit ΣΔ modulator and a low-power,area-efficient digital decimation filter which is designed using RAM and ROM.This chip has been implemented in SMIC 65nm mixed-signal 1P8M CMOS standard silicon process,and the die area is 0.581mm 2.Experiment results shown that 90dB signal to noise plus distortion ratio(SNDR) and 93dB dynamic range(DR) are achieved within 22.05kHz audio band,at 5M Hz sample rate.The ADC’s power dissipation is 2.2mW under 1.2V supply voltage,which means that this chip obtains high-performance and low-power at the same time.

关 键 词:ΣΔADC 低功耗 高线性度 音频应用 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象