检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘隽人[1] 江晨[1] 黄煜梅[1] 洪志良[1]
机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203
出 处:《固体电子学研究与进展》2013年第3期266-270,293,共6页Research & Progress of SSE
摘 要:采用TSMC65nm CMOS工艺设计了用于全数字频率综合器、频率覆盖范围8.95~11.02GHz的数字控制LC振荡器。为了减小相位噪声,本设计采用了带有尾电感的互补型LC振荡器结构;振荡器的可编程电容阵列被分成3组,以此来配合数字频率综合器的3个频率锁定过程。在电源电压为1V的情况下,振荡器的功耗为3.53mW。测试结果显示,该数字控制LC振荡器实现了40kHz的频率精度,当输出频率为9.38GHz时,在1MHz频偏处,相位噪声为-111.02dBc/Hz。A digital-controlled LC oscillator is implemented in TSMC 65 nm CMOS process, which is used in all digital frequency synthesizer with an output frequency range from 8.95 GHz to 11.02 GHz. In order to reduce the phase noise, the complementary structure with tail inductots is used. The capacitor banks are divided into three parts in order to coordinate with the three steps of frequency locking process of the synthesizer. Under a supply of 1 V, the power con- sumption is 3.53 mW. According to the measurement results, a frequency resolution of 40 kHz is realized and the phase noise at 9.38 GHz is --111.02 dBc/Hz at 1 MHz offset.
关 键 词:全数字频率综合器 互补结构振荡器 相位噪声 频率精度
分 类 号:TN752[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.48