基于DDR3的数据重排设计  被引量:6

Data Rearrangement Design Based on DDR3

在线阅读下载全文

作  者:简育华[1] 李军辉[1] 徐飞[1] 雷刚[1] 

机构地区:[1]西安电子工程研究所,西安710100

出  处:《火控雷达技术》2013年第2期45-49,共5页Fire Control Radar Technology

摘  要:本文给出一种利用DDR3高速存储芯片完成雷达数据重排的方法,详细描述了基于赛灵思FPGA的DDR3接口控制逻辑设计,并应用于工程实际提高了雷达信号处理的存储能力,满足新体制雷达大批量数据处理需求。A method of using DDR3 high speed memory chip to accomplish radar data rearrangement is presented; DDR3 interface control logic design based on Xinlinx FPGA is depicted in detail, which is applied in practical engineering so as to increase memory capability of radar signal processing, and meet mass - data processing requirement of new system radar.

关 键 词:FPGA DDR3 SDRAM 数据重排 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象