10G EPON中面积优化的RS(255,223)解码器设计  被引量:1

An Area-Efficient Design of RS(255,223) Decoder for 10GEPON

在线阅读下载全文

作  者:兰天[1] 刘辉华[1] 杨改改[1] 

机构地区:[1]电子科技大学电子科学技术研究院,四川成都611731

出  处:《微电子学与计算机》2013年第7期163-166,共4页Microelectronics & Computer

摘  要:提出了一种面积优化的RS(reed-solomon)解码器的设计方法.其运用一种改进的ME(Modified Euclide-an)算法求解关键方程模块,其它模块采用迭代结构.该方法减少了解码器中伽罗法域乘法器的使用,缩减了硬件规模.基于TSMC 90nm标准单元库的实现结果显示该文设计的解码器规模约为24000门,与同类设计相比规模最大可缩减36%.This paper presents a new area-efficient implementation for Reed-solomon(RS)decoder.By using modified euclidean arithmetic to implement the equation solving circuits and the folding architecture for other modules,this method has decreased GF multipliers and simplify the hardware structure.Based on the TSMC 90nm standard cell library,the proposed RS decoder consists of about 24000gates,which is about 36%smaller than the same kind of conventional ones.

关 键 词:里德所罗门码 ME算法 RS(255 223) 10G EPON 

分 类 号:TN403[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象