基于DM6437的EMIF接口的低引脚FPGA设计方法  

在线阅读下载全文

作  者:张庆林[1] 文思群[1] 胡旭洋[1] 邓祥林[1] 

机构地区:[1]电子科技大学继续教育学院,四川省成都市610054

出  处:《电子技术与软件工程》2013年第16期162-163,共2页ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING

摘  要:给出了TI公司达芬奇系列TMS320DM6437的DSP通过EMIF接口与Xilinx公司Virtex-5系列的FPGA数据通信的设计方法,主要是采用了两个异步FIFO达到双工通信的目的,相对于采用传统双口RAM的方式引脚数变少,减小了FPGA设计的片上面积。通过测试,实验完成了使用EDMA将数据从DSP发送到FPGA,又从FPGA发送到DSP的回环测试,验证了方法的正确性。

关 键 词:FPGA DSP FIFO EMIF EDMA 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象