检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国海洋大学信息科学与工程学院,山东青岛266100 [2]海信电器股份有限公司,山东青岛266071
出 处:《现代电子技术》2013年第19期83-85,共3页Modern Electronics Technique
摘 要:为了在嵌入式系统设计中实现对SDRAM存储器的访问,提出了一种基于AMBA-AHB总线规范的SDRAM控制器设计方案。首先简要介绍了AMBA总线规范,然后在完成整个存储控制器的整体框架设计的基础上给出了SDRAM控制器的实现原理以及详细的子模块划分。整个控制器的设计已用Verilog HDL语言实现并通过了Modelsim仿真和FPGA验证。仿真结果表明所设计的控制器符合SDRAM内部指令操作,并且满足了严格的时序要求。In order to access the SDRAM storage in the design of embedded system, a design scheme of SDRAM controller based on AMBA-AHB bus specification is proposed. The AMBA bus specification is introduced simply, the implementation prin- ciple of SDRAM controller and the detailed sub-module division based on completing the design of the overall framework of the store controller. The entire SDRAM controller has been designed by using Verilog HDL language and adopted the Modelsim simulation and FPGA verification. The results show that this controller conform the operation of SDRAM internal instructions and meet the strict timing requirement.
关 键 词:AMBA总线 SDRAM控制器 FPGA Modelsim仿真
分 类 号:TN710-34[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28