基于CPLD的高精度时间数字转换器的设计  被引量:1

Design of Accurate Time Digital Converter Based on CPLD

在线阅读下载全文

作  者:王加祥[1] 曹闹昌[1] 

机构地区:[1]空军工程大学航空航天工程学院,陕西西安710038

出  处:《仪表技术与传感器》2013年第8期22-24,共3页Instrument Technique and Sensor

摘  要:介绍了一种无盲区的高精度时间数字转换器的实现原理和设计方法,采用CPLD内部优化的门延迟线内插技术,实现了对时间的高分辨率测量;采用实时校准技术,保证了在不同温度和电压下的测量准确度。实验数据分析得出该设计能够达到250 ps的测量分辨率,不同工作环境下测量准确可靠。This paper introduced the discipline and design method of a precise time digital converter without blind field.It used optimized gate-delay line embedded technique in internal part of CPLD achieved,the accurate measurement of time was achieved.The real-time adjustment guarantees the nicety in different temperatures and voltages.The experiment data shows that this method reaches the accuracy rate of 250 ps,and the measurement results in different environment are precise and reliable.

关 键 词:精密时间测量 TDC 门延迟 温度校准 

分 类 号:TM935[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象