检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:陈序[1] 杨龙[1] 孟勇[1] 卿粼波[1] 何小海[1]
机构地区:[1]四川大学电子信息学院图像信息研究所,四川成都610064
出 处:《电视技术》2013年第19期71-73,90,共4页Video Engineering
基 金:国家自然科学基金项目(61201388);高等学校博士学科点专项科研基金项目(20110181120009)
摘 要:通过对SATA协议和扰码原理的分析,在串行扰码的基础上,实现了一种基于SATA接口的并行32 bit扰码和解扰算法。数据传输速度快、时延小、更稳定,并行扰码比串行扰码能更好地满足SATA接口的高速传输时序。最后在FPGA上使用VHDL语言编程,对模块进行了验证。Based on the analysis of SATA protocol and scrambling code principle,a 32 bit-parallel scramble and descramble algorithm for SATA interface from the serial scramble is implemented.Data transmission speed is faster and more stable,the time delay is small.The parallel scrambler can better meet the needs of the SATA interface for high-speed transmission timing than serial scrambler.Finally,using the VHDL programming language in the FPGA,the module is verified.
关 键 词:SATA 扰码 解扰 并行算法 并行扰码 FPGA
分 类 号:TN919.3[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.220