北斗B1I信号码模块的FPGA设计与实现  被引量:3

Design and Implementation of Beidou B1I Signal Code Module on FPGA

在线阅读下载全文

作  者:高明华[1] 王会芹[1] 李林[1] 张涛[1] 胡辉[1] 

机构地区:[1]华东交通大学信息工程学院,南昌330013

出  处:《河南师范大学学报(自然科学版)》2013年第5期42-47,共6页Journal of Henan Normal University(Natural Science Edition)

基  金:江西省科技支撑计划项目(2010BGB00700);江西省科技支撑计划项目(20123BBE50098)

摘  要:基于FPGA技术,设计实现了北斗B1I信号码模块,包括码模块的关键参数设计以及各部分的详细设计.采用模块化设计思想,重点设计码NCO,码产生,码滑动,并使用Verilog语言在FPGA中仿真实现.仿真结果表明:理论分析与实验结果吻合,能够正确高效的产生北斗B1I信号,码跟踪频率分辨率为9mHz,码相位误差为1/2码片.为研制北斗接收机相关器芯片奠定了良好的基础.The code moudle of Beidou B1Isignal was designed based on FPGA technology,and the working principle,parameter design of the module and the detailed design of each module were described.The code NCO,the code generate and the code slipping were designed by using modular design.All the designs of code module were implemented in Verilog language on FPGA.The simulation results show that Beidou B1Isignal can be generated efficient by this metoil.The error of code tracking frequency is 9mHz.The code phase error is 1/2chip.It shows that the positive result laid a good foundation for the development of correlator chip of Beidou receiver.

关 键 词:北斗B1I信号 FPGA 相关器 码模块 

分 类 号:TN96[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象