低功耗高集成度MP3解码器IP核设计  被引量:2

ASIC design of a low-power high-integration MP3 decoder IP

在线阅读下载全文

作  者:张红升[1] 王国裕[1] 陆明莹[1] 

机构地区:[1]重庆邮电大学微电子工程重点实验室,重庆400065

出  处:《重庆邮电大学学报(自然科学版)》2013年第4期494-499,共6页Journal of Chongqing University of Posts and Telecommunications(Natural Science Edition)

基  金:重庆市科委基础与前沿研究项目(2013JCYJA40006);重庆市教委科学技术研究项目(KJ130530);重庆邮电大学科研基金项目(A201211)~~

摘  要:针对MP3解码器IP核低功耗和高集成度的要求,对MP3的解码算法和硬件结构进行优化,并设计定制处理单元高效率地执行解码运算,同时引入门控时钟实现MP3解码器的分时工作,从而以极低的硬件代价和功耗完成了MP3解码器IP核设计。该IP核采用16.384 MHz系统工作时钟,共耗用33 088个逻辑门和33 004字节存储单元,以0.18μm 1P4M CMOS工艺成功流片。芯片测试结果表明,该IP核具有正确的MP3解码功能,音质良好,最大解码功耗不超过9 mW,逻辑电路所占硅片面积仅为0.37 mm2。This paper reports an ASIC implementation of MP3 decoder IP with low power consumption and high integration.The decoding algorithm and hardware structure are optimized to reduce the hardware cost.A customized process unit is designed to improve the overall computation efficiency.Gated clocks are arranged for power cycling to achieve extremely low power consumption.The MP3 decoder works at a system clock of 16.384 MHz and has been fabricated with 0.18 um 1P4M CMOS technology.It consumes 33088 logic gates and 33004 bytes RAM/ROM.Test result shows that the decoder works perfectly and consumes less than 9 mW,and the logic circuit occupies only 0.37 mm2 silicon areas.

关 键 词:ASIC设计 MP3解码器 低功耗 高集成度 

分 类 号:TN764[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象