一种基于FPGA的IPv6主机数据传输模块设计  

Data transmission hardware design of IPv6 host based on FPGA

在线阅读下载全文

作  者:谢凯[1] 谢舜道[1] 陈荣军[1,2] 谭洪舟[1] 

机构地区:[1]中山大学信息科学与技术学院,广东广州510006 [2]中山大学南方学院,广东广州510970

出  处:《电子设计工程》2013年第19期5-8,共4页Electronic Design Engineering

基  金:国家自然科学基金-广东省联合基金重点项目(U0935002);广东省科技厅高新区引导项目(2010A011300018)

摘  要:针对在未来IPv6互联网中主机的应用,设计了一种优化缓存结构的精简IPv6硬件协议栈数据传输方案,并完成了硬件方案的Verilog HDL设计和测试的工作。该方案整合了在FPGA上设计的专用集成电路设计(ASIC)以及DM9000芯片,能够在IPv6网络环境中实现无状态地址自动配置、地址解析、回送应答和UDP传输的功能,此外还针对网络主机的结构提出了一种低资源消耗、自我管理的缓存结构。经过测试和应用,该方案UDP传输速率超过28Mbps,并具有可移植性强、资源消耗低、工作稳定的特点,能够满足视频流、音频流等多种大数据量的数据传输。Aiming at the host in the future IPv6 network, a data transmission hardware scenario of reduced IPv6 protocol with optimized cache structure is designed using Verilog HDL. This scenario integrated the ASIC design on FPGA and the DM9000 chip, which can perform stateless auto-configuration, address resolution, echo response and UDP transmission. Also, a low- resource-consumption and self-managed cache structure is built in this scenario. In the final test, the data rate exceeds 28Mbps, making it appropriate to transmit video stream, audio stream and other data in IPv6 network.

关 键 词:互联网 IPV6 主机 ASIC FPGA 硬件协议栈 

分 类 号:TN495[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象