检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《电子设计工程》2013年第19期95-97,共3页Electronic Design Engineering
摘 要:复杂可编程逻辑器件CPLD和现场可编程门阵列FPGA,含有数量众多的可编程逻辑宏单元或逻辑块,规模大,组合能力强,设计成功能各异的逻辑电路,适合于时序、组合等逻辑电路。本文用CPLD对固态高功放控制功能进行综合处理,控制命令产生部分根据信号处理机通过串行链发来的控制命令产生控制命令,然后对高功放进行相应的控制,并对相关命令根据时序和故障情况进行逻辑链锁,达到最终控制高功放的目的。Complex programmable logic device CPLD and field reprogrammable array FPGA, these devices contain a large numbers of programmable logic macroelements or logic blocks, with the large scale, with the good ability of combination, designed to logic circuit of different function, suitable for the logic circuit of the timing sequence and combination. In this paper, the CPLD comprehensively processes the control function of the amplifier, the control command produce the control command according to the signal processor, then it control the amplifier, and the relevant orders according to the timing and fault in logical chains, to the purpose of the final control amplifier.
关 键 词:CPLD EDA 可编程逻辑器件 固态高功放 控制检测
分 类 号:TN834[电子电信—信息与通信工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49