检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]武汉军械士官学校,湖北武汉430075 [2]北京航空航天大学,北京100191
出 处:《现代电子技术》2013年第21期86-88,92,共4页Modern Electronics Technique
摘 要:介绍了利用FPGA实现抗干扰DDS系统的设计,着重阐述了DDS系统在FPGA中的具体设计方案以及相位累加器设计和相位幅度转换电路及控制电路的设计;给出了利用FPGA实现DDS系统的仿真结果以及控制原理图;滤波器模块采用了自适应IIR滤波器,增强了该系统的抗干扰效果。The design of the anti-jamming DDS system realized by using FPGA is introduced. The design scheme of the DDS system,design of phase accumulator,phase amplitude switching circuit and control circuit are elaborated. The simulation result control schematic diagram of the DDS system realized by using FPGA are offered in this paper. The adaptive IIR notch fil-ter is used as filter module to enhance the anti-jamming effect of the system.
分 类 号:TN713-34[电子电信—电路与系统] TM921.2[电气工程—电力电子与电力传动]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15