基于CPLD的锁相频率合成电路设计  

Design of PLL Frequency Synthesizer Circuit Based on the CPLD

在线阅读下载全文

作  者:董小丽 

机构地区:[1]广州海格通信集团股份有限公司,广东广州510663

出  处:《中国西部科技》2013年第12期21-22,共2页Science and Technology of West China

摘  要:以锁相环芯片LMX2306为核心,利用CPLD芯片XC2C256-144控制LMX2306输出,与环路滤波器和压控振荡器共同构成锁相频合电路,设计实现了一400MHz的正弦波输出。Taking PLL chip LMX2306 as a core, we designed a Frequency Synthesizer Circuit which implements a 400MHz sine wave output by using CPLD chip XC2C256-144 controlled output to form a jointly phase-locked loop filter and voltage controlled oscillator..

关 键 词:关键词 LMX2306 锁相环 CPLD 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象