可重构RISC微处理器的FPGA实验方案的研究  被引量:1

Study on FPGA Experimental Scheme of Reconfigurable RISC Microprocessor

在线阅读下载全文

作  者:杨斐[1] 汪鹏[2] 

机构地区:[1]湖北理工学院计算机学院,湖北黄石435003 [2]中南大学软件学院,长沙410083

出  处:《成都工业学院学报》2013年第4期37-40,共4页Journal of Chengdu Technological University

基  金:湖北省教育厅科学技术研究项目"基于FPGA的可重构加密系统的研究"(B2013064);湖北理工学院实验室开放基金项目"模型机实验系统的EDA设计方案"(201301)

摘  要:利用FPGA的可重构特性,设计了一个基于精简指令系统的微处理器。该处理器采用微程序控制器思想,可完成指令的译码、执行以及数据的加工处理,通过Altera公司的QuartusⅡ9.0软件并结合EDA技术完成了核心电路的设计,硬件平台是型号为EP2C8Q240C8的FPGA芯片。该实验方案优势在于开发成本低、功耗低、可重构性,对设计成果进一步改进可适用于大多数嵌入式系统,其硬件可重构的特点对于提高信息安全性也有一定的作用。The paper designs a RISC-based microprocessor using the reconfigurability of FPGA. By using MCU concept, the microprocessor is capable of instruction decoding & execution and data processing. Its core circuit is designed by using Altera Company's software Quartus 119.0 and combining EDA technology, and its hardware platform is the FTGA chip of model EP2C8Q240C8. The experimental scheme has the advantages of low cost of development, low power consumption and reconfigurability. After further improvement, the design result is applicable to most embedded systems, and the reconfigurability of hardware contributes to information security to some extent.

关 键 词:可重构 电子设计自动化技术 现场可编程门阵列 高速硬件描述语言 

分 类 号:N33[自然科学总论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象