FPGA片间万兆可靠通信的设计与实现  被引量:1

Design and Implementation of 10-Gbit/s Reliable Intra-FPGA Communication

在线阅读下载全文

作  者:袁文燕[1] 郑玥[1] 宋宇飞[1] 王凯[1] 田进进[1] 张俊杰[1] 

机构地区:[1]上海大学通信与信息工程学院,上海200072

出  处:《电视技术》2014年第1期43-46,共4页Video Engineering

基  金:国家高技术研究发展计划863项目(2009AA012201)

摘  要:随着云计算技术的发展,采用FPGA作为协同加速成为其发展的一个趋势,如何设计与实现FPGA片间的高速通信是该研究方向的一个热点。研究了FPGA万兆通信的物理层、MAC层的实现机制,在通信协议可靠传输方面实现了MAC层的流控以及错误包检测功能。仿真以及实际平台测试表明,该通信协议能够实现FPGA片间万兆的线速通信。FPGA have already been successfully employed since the rapid growth of cloud computing,so that many researches focus on the reliable intra- FPGA communication . This paper adopts the bad frame filter technique and flow control technique to realize the reliable muhi-FPGA communication after in- troducing the PHY and MAC layer design of 10 G Ethemet. The simulation and experimental results show that communication speed can reach 10 Gbit/s.

关 键 词:云计算 FPGA 10 G MAC层 流控 

分 类 号:TN919.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象