基于FPGA的多普勒计程仪硬件平台设计  被引量:1

The Hardware Design of Doppler Velocity Log

在线阅读下载全文

作  者:马修准 戴绍港[1] 易志强[1] 赵知劲[1] 

机构地区:[1]杭州电子科技大学通信工程学院,浙江杭州310018

出  处:《杭州电子科技大学学报(自然科学版)》2014年第1期75-78,共4页Journal of Hangzhou Dianzi University:Natural Sciences

基  金:浙江省科技计划公益技术研究资助项目(2012C21085)

摘  要:该文根据系统性能指标要求、算法特点和FPGA的相关特性,系统先介绍了系统组成模块的设计和各个模块的作用;然后重点对同步采样、数据存储与处理、编码信号产生和通讯模块作了详细论述,说明了相应的工作原理,给出了它们的原理框图;最后展示了电路板实物焊接图。According to the requirements of system performance index , properties of the algorithm and characteristics of FPGA , firstly the blocks of the entire system as well as the function of each block are introduced .Then synchronously sampling module , data saving and processing module , coded signal producing module and communications module are expounded in detail , at the same time , explaining how the blocks work with each other .Lastly the real welding circuit wafer is displayed .

关 键 词:现场可编程门阵列 模块设计 数据处理 

分 类 号:TN912[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象