深亚微米并行CRC32编码芯片的设计和实现  

Design and implementation of deep sub-micron parallel CRC32 coding chip

在线阅读下载全文

作  者:郭宝增[1] 吴鹏飞[1] 

机构地区:[1]河北大学电子信息工程学院,河北保定071002

出  处:《河北大学学报(自然科学版)》2014年第1期89-93,共5页Journal of Hebei University(Natural Science Edition)

基  金:河北省自然科学基金资助项目(F2009000226);河北省教育厅科学研究计划项目(2008308)

摘  要:在分析CRC编码算法的基础上,从传统的串行编码算法着手,推导出适合高速通信的并行算法,通过FPGA(现场可编程门阵列)验证确保算法代码的逻辑功能正确;采用中芯国际simc18(180nm工艺库)实现了并行CRC32编码芯片的设计.该设计具有编码速度快、占用资源少、低功耗、易于量产等优点.This paper analyzes the theory of CRC coding algorithm, calculates parallel algorithm which applies to high-speed communication, according to the traditional serial coding algorithm, ensures the logic function correctly by FPGA verification; achieves parallel CRC32 coding chip design with simc18 (180 nm technology library). The advantages of the design is faste:r coding , less resource, low-power, easier to large-scale production and so on.

关 键 词:CRC32 并行 FPGA Design COMPILER SOC ENCOUNTER 

分 类 号:TP331[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象