JPEG2000中高性能Tier-1编码器的VLSI结构设计与实现  被引量:1

The VLSI Design and Implementation for High-performance Tier-1 Encoder in JPEG2000

在线阅读下载全文

作  者:徐伟哲[1] 苏阳平 许旌阳[1] 王进祥[1] 

机构地区:[1]哈尔滨工业大学微电子中心,黑龙江哈尔滨150001

出  处:《微电子学与计算机》2014年第3期168-172,共5页Microelectronics & Computer

摘  要:为满足JPEG2000编码器的硬件实现需求,针对其中最为复杂和耗时的Tier-1编码器,提出了一种高效的硬件实现结构.该结构采用通道并行的位平面编码器,并且在通道内部采用基于列的点跳跃算法,提升了位平面的编码速度.同时,MQ编码器与位平面编码器配合,引入5级动态流水结构,进一步提高编码效率.FPGA验证结果表明,运用该结构的Tier-1编码器,在提高70%编码效率的同时只增加了18.2%的硬件开销,取得了令人满意的结果.To satisfy the need of hardware implementation for JPEG 2000 encoder ,a high-performance architecture is proposed for the Tier-1 encoder that is the most complicated and time-consuming . The proposed architecture introduces pass-parallel bit-plane encoder which is based on stripe-skip algorithm within every pass to raise the coding speed .Meanwhile to work with the bit-plane encoder ,the MQ encoder utilizes a dynamic 5-stage pipeline to increase the coding efficiency more .The results of verification realized on FPGA show that the efficiency of Tier-1 encoder is raised 70% with the proposed architecture and it causes 18 .2% cost in hardware .Finally ,the results are acceptable .

关 键 词:JPEG2000编码器 Tier-1编码器 硬件实现 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象