检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国航空计算技术研究所,陕西西安710119
出 处:《计算机技术与发展》2014年第4期6-11,共6页Computer Technology and Development
基 金:国家"十二五"微电子预研(51308010601);中国航空工业集团创新基金(2010BD63111)
摘 要:1394总线数据通信过程中需要对关键数据包进行实时监控。在不同的传输速率模式下,IEEE1394协议限定了数据包的最大传输长度。如何对总线上出现的超长数据包进行有效监控,成为监控器研制的一个关键问题。文中从1394总线监控需求出发,对超长数据包监控数据处理关键技术进行重点研究,提出一种1394总线监控器的数据包处理方案,给出了该方案的硬件系统结构、功能组成,并对关键模块的设计进行详细的介绍。经过FPGA系统测试,该设计可对总线上的数据包进行有效监听、诊断和错误处理,保证了总线上通信数据的准确性和完整性。In the process of the 1394 bus data communication needs real-time monitoring of key data packets. Under the mode of different transmission rate, the maximum length of transmission for packets is limited by IEEE1394 protocol. How to effectively monitor the bus on the super long packet becomes a key issue of monitor development. Based on 1394 bus monitoring requirements, focus on the key tech- niques for super long packet monitoring data processing, give a packet processing scheme for a 1394 bus monitor,introduce the hardware system structure, function composition, and describe the design of the key modules in detail. Through the FPGA system test, the design can be effective monitoring, diagnosis and error handing for the packets on the bus, ensuring the accuracy and integrity of the communica- tion data on the bus.
分 类 号:TP39[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.49