3D SoC的多频测试架构设计  

Multi-frequency test architecture design on 3D SoC

在线阅读下载全文

作  者:刘蓓[1] 汪千松[1] 余雷[1] 陈阳[1] 

机构地区:[1]安徽工程大学现代教育技术中心,安徽芜湖241000

出  处:《安徽工程大学学报》2014年第1期66-69,80,共5页Journal of Anhui Polytechnic University

基  金:安徽省教育厅教研基金资助项目(2012jyxm280;2012jyxm870);高校省级自然科学研究基金资助项目(KJ2012B022);安徽工程大学青年科研基金资助项目(2013YQ32)

摘  要:随着芯片集成度的提高,三维片上系统(three-dimensional System on Chip,3DSoC)是集成电路发展的必然趋势,其中可测性设计成为研究的重点.为了降低测试代价,提出一种符合工业实际的多频测试架构及适用于该架构的测试算法,并结合功耗对测试架构进行了仿真实验.实验结果表明,与传统的SoC相比,在同样TAM测试数据位宽数限制下,多频架构的3DSoC测试时间更短,测试代价更小.With the improvement of circuit integration, 3D SoC (three-dimensional System on Chip) is a new trend of SoC (System on Chip), and the design for testability of 3D SoC becomes the focus. To re- duce the test cost, a new multi-frequency test architecture is designed and the corresponding algorithm combined with the power consumption is proposed,which is tested on the platform. The experiment re- suits show that the testing time and cost can be less than the traditional SoC with the same test data width of TAM.

关 键 词:三维片上系统 多频测试 测试时间 测试扫描链 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象