一种IEEE802.11n流水线FFT/IFFT的实现  

Implementation of an IEEE 802.11n pipeline FFT/IFFT

在线阅读下载全文

作  者:石钦[1] 林基明[1] 周立国[2] 李彩俊 

机构地区:[1]桂林电子科技大学信息与通信学院,广西桂林541004 [2]中国科学院半导体研究所,北京100083 [3]灵芯微电子科技(苏州)有限公司,江苏苏州215021

出  处:《桂林电子科技大学学报》2014年第2期91-95,共5页Journal of Guilin University of Electronic Technology

基  金:国家自然科学基金(61261017);广西自然科学基金(2013GXNSFAA019334)

摘  要:为了解决无线通信系统结构复杂、硬件占用大的问题,设计了一种优化的流水线型FFT/IFFT处理器。该FFT处理器专为IEEE802.11n协议中SISO-OFDM系统设计,根据SISO-OFDM需完成64点、128点快速傅里叶变换(FFT)的特点,FFT处理器选择基2、基4混合算法,单路延迟反馈结构。硬件实现中,采用优化的蝶形运算单元,精简了旋转因子的存储,并设计了动态存取的输出寄存器等,输入输出位宽为10 bit时,在UMC 0.11μm CMOS工艺下将硬件描述优化成逻辑门阵列,面积约为0.3 mm2。与传统的存储器结构FFT相比,大大减少了硬件开销和芯片面积及电路功耗。In order to simplify the complicity of the wireless communication system,a kind of FFT/IFFT processor is de-signed based on the SISO-OFDM system in IEEE 802.11n.Because the SISO-OFDM system needs 64 and 128 points fast Fourier transform,the FFT processor employs radix-4/2 mixed algorithm and single-path delay feedback architecture.The optimized butterfly unit is designed in the hardware.The simplified storage of twiddle factors and an optimized output RAM are also used to minimize the chip area.The 10 bit processor is designed in UMC 110 nm CMOS process,the chip area is a-bout 0.3 mm2 .Compared to the traditional memory based on FFT,the hardware cost and the power consumption are de-creased largely.

关 键 词:快速傅里叶变换 单路延迟反馈结构 蝶形运算单元 流水线结构 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象