一种连续符号速率数字调制器设计  被引量:1

在线阅读下载全文

作  者:薄保林[1] 耿赟[1] 

机构地区:[1]中国电子科技集团公司第五十四研究所,河北石家庄050081

出  处:《数字技术与应用》2014年第3期168-169,共2页Digital Technology & Application

摘  要:提出一种新型的调制器,使用纯数字处理方法在FPGA中实现,以固定采样率产生符号速率连续可变的数字调制信号。介绍了整个调制流程,重点介绍了成形滤波器的设计,并给出了硬件仿真及测试结果。该调制器资源消耗少,参数控制灵活,成本低。应用于某通信对抗系统中,实现了1ksps^30Msps连续可变符号速率的多种调制样式信号产生。

关 键 词:连续符号速率 成形滤波器 正交调制 FPGA 

分 类 号:TN911[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象