基于FPGA的SDH设备时钟芯片技术  

Design of SDH Device Clock Chip Based on FPGA

在线阅读下载全文

作  者:崔晶[1] 

机构地区:[1]天津现代职业技术学院,天津300350

出  处:《深圳职业技术学院学报》2014年第3期59-62,共4页Journal of Shenzhen Polytechnic

摘  要:介绍一种采用FPGA(现场可编程门阵列电路)实现SDH(同步数字体系)设备时钟芯片设计技术,硬件主要由1个FPGA和1个高精度温补时钟组成.通过该技术,可以在FPGA中实现需要专用芯片才能实现的时钟芯片各种功能,而且输入时钟数量对比专用芯片更加灵活,实现该功能的成本降低三分之一.该技术实现的时钟输出完全符合ITU-T G.813标准,可广泛应用于各种SDH设备中.The paper focuses on the implementation of SDH (Synchronous Digital Hierarchy) equipment clock chip based on FPGA (Field Programmable Gate Array). The hardware consists of FPGA and TCXO (Temperature Compensate X'tal (crystal) Oscillator). Through the technology introduced, the functions can fulfill used to be realized in ASIC (Application Specific Integrated Circuit). The numbers of input clock is more flexible than ASIC and the cost is reduced by 33%. The output clock complies with ITU G.813 standard and can be widely applied in SDH devices.

关 键 词:FPGA 时钟芯片设计 SDH 

分 类 号:TN959.31[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象