基于OR1200的SoC设计软硬件协同仿真验证  

Simulation and Co-verification of SoC Based on OR1200

在线阅读下载全文

作  者:罗秋娴 张贺[1] 罗国成[1] 

机构地区:[1]南京航空航天大学电子信息工程学院,江苏南京210016

出  处:《电子科技》2014年第6期167-169,共3页Electronic Science and Technology

摘  要:介绍了基于OR1200开源处理器SoC设计的软硬件协同验证,以及软件仿真在FPGA开发板的验证。搭建以OR1200、WishBone总线、通用异步收发器、Advanced Debug Interface、JTAG等通用IP核构建硬件实例,利用GNU工具链开发系统的软件程序和串口测试程序,通过两个途径实现了软硬件协同仿真验证工作,在OR1K处理器专用仿真软件OR1Ksim下进行仿真。最终使用调试器远程调试功能,通过JTAG调试接口,将系统在FPGA开发板上实现软硬件协同验证。This paper introduces a method for software and hardware co-simulation and co-verification of SoC based on OR1200. OR1200, WishBone, UART, Advanced Debug System and JTAG cores are used to build the hardware system. The GNU tool chains are used to develop programs, which are simulated with orl ksim. The coverification of hardware and software is achieved with simulation software on FPGA via JTAG.

关 键 词:OR1200 SoC软硬件协同验证 GNU工具链 

分 类 号:TP368.1[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象