0.18 μm CMOS高集成度可编程分频器的设计  被引量:3

Design of 0.18 μm CMOS Highly Integrated Programmable Frequency Divider

在线阅读下载全文

作  者:郑立博[1] 张长春[1] 郭宇锋[1] 方玉明[1] 刘蕾蕾[1,2] 

机构地区:[1]南京邮电大学电子科学与工程学院,江苏南京210023 [2]东南大学毫米波国家重点实验室,江苏南京210096

出  处:《南京邮电大学学报(自然科学版)》2014年第3期75-79,共5页Journal of Nanjing University of Posts and Telecommunications:Natural Science Edition

基  金:国家自然科学基金(61076073);中国博士后科学基金(2012M521126);江苏省自然科学基金(BK2012435);东南大学毫米波国家重点实验室开放基金(K201223);南京邮电大学科研启动金(NY211016)资助项目

摘  要:采用标准0.18μm CMOS工艺,提出了一种高集成度可编程分频器。该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大提高了电路的集成度,有效地降低了电路功耗,提升了整体电路速度,并使版图更紧凑。仿真结果表明,在1.8 V电压、输入频率Fin=1 GHz的情况下,可实现任意整数且步长为1的分频比,相位噪声为-173.1 dBc/Hz@1 MHz,电路功耗仅为9 mW。A highly integrated programmable divider is designed according to the standardized 0.18 μm CMOS technology.Based on the special structure of divider 2/3,we improve the key module of the divider,i.e.,changing the ordinary CML D-latch to the latch including AND gate,thus it reduces the power consumption of circuit,improves the overall circuit speed,and makes the layout more compact.Simulation results show that the arbitrary integer frequency ratio is available,the circuit has a phase noise of -173.1 dBc/Hz@1 MHz,and a power consumption of 9 mW in terms of supply voltage of 1.8 V and input frequency of 1 GHz.

关 键 词:可编程分频器 除2 除3分频单元 电流模逻辑 相位噪声 

分 类 号:TN453[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象