一个基于确定性退火的时延驱动标准单元布局算法  

A Timing-driven Standard-cell Placement Algorithm Based on Deterministic Simulated Annealing

在线阅读下载全文

作  者:马琪[1] 

机构地区:[1]杭州电子工业学院CAD研究所,浙江杭州310037

出  处:《计算机与现代化》2001年第1期6-9,11,共5页Computer and Modernization

摘  要:提出了一个基于确定性模拟退火技术的时延驱动标准单元布局算法 ,实现在满足时延约束和宽高比约束的前提下优化版图面积 ,与基于一般的随机模拟退火技术的标准单元布局算法相比 ,该算法的运行速度较快。Presents a timing driven standard cell placement algorithm based on deterministic Simulated Annealing (SA). The algorithm can optimize area of layout subjected to timing constraint and width length ratio. Compared with those based on SA, it is faster and effective.

关 键 词:VLSI布图设计 标准单元布图 时延驱动 确定性退火 

分 类 号:TN470.2[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象