E1-VC4的SDH集成化系统设计  

The Design of SDH E1 VC4 Integrated System

在线阅读下载全文

作  者:金德鹏[1] 秦晓懿[1] 沙燕萍[1] 曾烈光[1] 

机构地区:[1]清华大学电子工程系,北京100084

出  处:《光通信研究》1999年第4期13-16,共4页Study on Optical Communications

基  金:国家"九五"科技攻关项目

摘  要:介绍一种SDH 系统专用集成电路的设计,它可以从VC4 信号中任意上下分插出多达21 个E1 信号,包括E1 的线路编解码及数字解同步器、码速调整及去调整、VC12开销的终结及生成、TU12 的指针调整及解释、VC4 的合成及分解。电路设计既充分考虑ITU-T的标准,又结合实际系统设计,克服了以前电路的缺点,具有规模大、功能完善。This paper introduces the design of a Synchronous Digital Hierarchy(SDH) Application Special Integrated Circuit(ASIC). The chip can demultiplex and muiltiplex up to 21 E1 signals form and to VC4 frame including codec of E1 line signal, digital desynchronizer, bit rate justification, TU12 pointer interpretation and generation, VC12 overhead termination and generation. The design of the chip not only accords with the ITU T recommendiations but also considers the system application. It has the characters of large scale, comprehensive functions and perfect performances.

关 键 词:同步数字系列 专用集成电路 上下分插复用 终端复用 自愈环 

分 类 号:TN492[电子电信—微电子学与固体电子学] TN914.332

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象