消息存储器网络接口设计在PCI总线上的实践与性能分析  

PRACTICE AND PERFORMANCE ANALYSIS OF MESSAGE MEMORY NETWORK INTERFACE DESIGN BASED ON PCI BUS

在线阅读下载全文

作  者:武剑锋[1] 李三立[1] 戈弋[1] 唐瑞春[1] 马群生[1] 

机构地区:[1]清华大学计算机科学与技术系,北京100084

出  处:《小型微型计算机系统》2001年第8期901-905,共5页Journal of Chinese Computer Systems

基  金:国家攀登计划研究项目"高性能计算机若干技术关键问题研究";清华大学 2 11工程科研基金资助

摘  要:根据研究结果表明 ,在网络并行计算系统中 ,消息传递的内容很少是栈 (Stack)中的数据 ,而主要是堆 (Heap)中的数据 .根据这个定性分析以及定量统计结论 ,结合存储器技术的进展 ,在网络并行计算中的网络接口上引入消息存储器 ,使得网络并行计算中各个结点可以直接访问其他结点的消息存储器 .本文给出在这种消息存储器网络接口在PCI总线上的实践 .对比了采用完全 ASIC设计的通用原始方案与在 PCI总线上采用嵌入处理机的方案之间的差异 ,根据对比结果 ,得出采用嵌入处理机的方案可以在完成同样功能的情况下 ,获得更高的计算与通信的重叠性 .所以本文修改了原始的 MMNI设计方案 ,把消息队列的管理也交由嵌入处理机完成 .最后本文给出一种性能分析的模型 ,给出了在According to the previous research result,a fact is revealed that the transferred data seldom come from the stack, but mainly from the heap in message passing. Considering the technical development in memory industry, the architecture setting the message memory in the network interface of NPC (network parallel computing )is proposed. In this architecture MMNI, a node of NPC can access the message memory in other nodes. This paper present an implementation of MMNI in PCI bus. By comparing the raw design of MMNI by pure ASIC and the new design by embedded processor, because in the new design, message manager operations are handled by the embedded processor, embeded processor can make more parallelism between computation and communication.

关 键 词:并行计算系统 网络接口 消息存储器 PCI总线 性能分析 

分 类 号:TP336[自动化与计算机技术—计算机系统结构] TP333[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象