冗余抑制的硬件实现及作用过程分析  被引量:1

Hardware mechanism for redundancy restraint and the analysis of their working procedure.

在线阅读下载全文

作  者:吴训威[1] 卢仰坚[2] 

机构地区:[1]宁波大学电路与系统研究所,浙江宁波315211 [2]浙江大学信息与电子工程学系,浙江杭州310027

出  处:《浙江大学学报(理学版)》2001年第5期498-506,共9页Journal of Zhejiang University(Science Edition)

基  金:国家自然科学基金资助项目 (6 97730 34) ;浙江省科技厅项目 (0 6 0 1110 0 2 2 )

摘  要:基于低功耗设计的要求 ,本文对数字系统中冗余现象的普遍性进行分析 ,研究了实施冗余抑制功能的各种基本结构 ,并进行了抑制作用的时间分析 ,这些均为在电路的低功耗设计中有效地应用冗余抑制技术提供了研究基础 .According to the requirements of low power design, this paper makes an inspection of the common redundancy correlated with digital systems, studies various basic structures to implement restraint actions and carries out the time analysis for them. All of the above will provide basic elements to effectively achieve low power designed circuits by applying the technique of redundancy restraint.

关 键 词:低功耗设计 冗余抑制 集成电路 数字系统 CMOS电路 逻辑功能单元 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象