检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京邮电大学信息工程学院,北京100876 [2]解放军信息工程大学,郑州450002
出 处:《北京邮电大学学报》2001年第4期1-5,共5页Journal of Beijing University of Posts and Telecommunications
基 金:国家高等学校骨干教授资助计划项目;国家重点基础研究发展规划资助项目(G19990 35 80 5 );国家杰出青年基金资助项目(6 94 2 5 0 0 1);国家自然科学基金资助项目(6 9882 0 0 2 ;6 0 0 730 4 9)
摘 要:锁相环技术作为主从同步网中从节点时钟的核心技术 ,其性能是保证网同步的重要因素 .目前的从节点时钟大都采用“单环”智能锁相环方案 ,由于技术上的缺陷 ,它不可避免地存在稳定性及准确性的问题 .本文介绍了“双环”松耦合智能锁相环方案 ,对该方案的设计原理进行了定量的技术分析 ,给出了环路参数和性能指标 .通过与“单环”方案的定性分析相对比 ,证明本文提出的方案在稳定性、可控性方面比“单环”方案有了很大的改善 ,能够克服“单环”PLL is the key technology of slave node clocks applied in master slave synchronization network, while the performance of the PLL is one of the most critical factors to ensure network synchronization. The PLL based on 'single loop' theory has been universally adopted. Due to technology limitation, such design has to face the problems of steadiness and preciseness. In this article, a new solution, 'Dual Loop' Intelligent Loosely Coupled PLL, is proposed. The design ideas and the theories are given, and the loop parameters are analyzed. Comparing to the 'single loop' PLL, the design proposed in this article is proved to be able to improve the performance greatly in system steadiness and preciseness.
分 类 号:TN915.1[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.30