检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]华南理工大学应用物理系,广东广州510640
出 处:《华南理工大学学报(自然科学版)》2001年第12期89-92,共4页Journal of South China University of Technology(Natural Science Edition)
摘 要:设计了一种适用于MPEG_2视频解码的可变字长解码器 (VLD) ,根据数据流的特点进行了模块划分 ,减少硬件开销 ;根据MPEG_2变字长码表的特点 ,采用码字分割 ,减少码字的存储空间 ;采用并行移位器 ,使每个周期能处理一个码字 .采用VERILOG语言进行描述并通过仿真 ,用FPGA硬件实现后实际放映DVD影碟得以验证 .通过Synop sys工具 ,用 0 .2 5μm工艺库综合 ,最坏情况下 (4.75V ,70℃ )的工作时钟频率为15 0MHz ,设计电路规模为五十万门左右 .FPGA工作频率为 5 0MHz .A novel design of Variable Length Decoder (VLD) for MPEG_2 vedio decoder is proposed in this paper according to the characteristics of MPEG_2 data flow and DCT coefficients table.The parallel method (decoding multiple bits per cycle ) is adopted so one wordcode can be decode per cycle. The architecture was described in VERILOG and simulated. The VLD is synthesized with 0.25 μm library,and is implemented in about five hundred thousands gates when operating at 150 MHz in the worst condition (4.75 V,70 ℃).
关 键 词:专用集成电路 视频解码 变字长解码器 MPEG-2 码字分割 图像处理 设计
分 类 号:TN764[电子电信—电路与系统] TN911.73
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222