系统级体系结构仿真器的研究与实现  被引量:1

Reserch and Implementation of System Level Architectural Simulator

在线阅读下载全文

作  者:陆岚[1] 王克祥[1] 熊悦[1] 赵振西[1] 

机构地区:[1]中国科学技术大学计算机科学技术系,安徽合肥230026

出  处:《小型微型计算机系统》2002年第1期14-17,共4页Journal of Chinese Computer Systems

摘  要:系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一个基于 MISC CPU和 SPARC体系结构的系统级仿真器A system level simulator is a software system that works as a virtual target machine by simulating the function of uniprocessor/multiprocessor,memory system,cache,devices,etc,which is playing an increasingly important role in the design of architecture and the development of operating system.A MISC CPU and SPARC architecture based system level simulator named FMCS is introduced in this article.

关 键 词:仿真器 系统级体系结构仿真器 设计 FMCS 

分 类 号:TP337[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象