用复杂可编程逻辑器件(CPLD)实现的数字钟控系统  

Realization of Digital Clock Control System by Complex Programmable Logic Device (CPLD)

在线阅读下载全文

作  者:周常森[1] 姚福安[1] 

机构地区:[1]山东大学控制科学与工程学院,济南250061

出  处:《山东科技大学学报(自然科学版)》2001年第4期28-32,共5页Journal of Shandong University of Science and Technology(Natural Science)

摘  要:以Lattice半导体公司的ispLSI10 3 2E - 70PLCC84为典型器件 ,ISPSynarioSystem3 .0为编程软件 ,介绍了利用在系统高密度可编程逻辑器件构成数字钟控系统的基本方法。A basic method for constructing the control system of digital clock using CPLD,ispLS1032-70PLC84(Lattice Semiconductor Corporation)and ISP Synario System3.0 Software is introduced.

关 键 词:在系统编程 复杂可编程逻辑器件 编译 适配 下载 数字钟 钟控系统 

分 类 号:TH714[机械工程—测试计量技术及仪器]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象