8位RISC微处理器核的参数化设计  被引量:4

A Parameterized Design for 8-Bit RISC Microprocessor Core

在线阅读下载全文

作  者:孙海平[1] 高明伦[1] 

机构地区:[1]合肥工业大学,合肥230009

出  处:《微电子学与计算机》2002年第1期23-26,共4页Microelectronics & Computer

基  金:国家自然科学基金资助项目(69876010);高等学校博士学科点专项科研基金(98035901)

摘  要:文章分析了精简指令集的结构特征和嵌入式系统的应用需求,在设计出的8位RISC微处理器核的基础上,从指令集、存储空间等体系结构方面做了参数化设计和参数提取,讨论了硬件描述语言和运行于微处理器核上的程序对参数化设计的支持。参数化的设计方法增强了IP核的灵活性和可重用性,可以在大批量设计片上系统的过程中充分使用参数化设计方法。According to the instruction execution characteristics of Reduced Instructions Set and the application requirement of embedded systems,we presented a parameterized 8- bit RISC microprocessor core,in which parameters are defined and abstracted in the architecture aspects of instructions set,memory space,etc. Then this paper presents the support to parameterized design by HDL and the program running on the processor core. The parameterization methodology enhances IP cores' flexibility and reusability,suitable for applying into the process of batch designs of System- On- a- Chip ICs.

关 键 词:微处理器核 体系结构 精简指令集计算机 RISC 参数化设计 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象