TS-1.1小卫星星务计算机RAM纠检错电路的设计与实现  被引量:6

Design and Implementation of the RAM EDAC Module in the House-Keeping Computer of the TS-1.1 Satellite

在线阅读下载全文

作  者:曲峰[1] 崔刚[1] 杨孝宗[1] 唐心悦[1] 

机构地区:[1]哈尔滨工业大学计算机科学与技术学院,黑龙江哈尔滨150001

出  处:《计算机工程与科学》2002年第2期70-72,76,共4页Computer Engineering & Science

基  金:国家高技术研究发展计划资助项目 (863 2 8 1 1)

摘  要:星载嵌入式容错计算机的可靠运行在很大程度上依赖于系统中存储模块的可靠设计。本文针对空间环境的故障形式 ,提出了采用EDAC (纠检错设计 )技术对哈工大研制的TS 1 1小卫星存储模块进行设计的方法 ;介绍了利用纠检错处理芯片进行的对EDAC控制电路的优化设计 ,并可靠地实现了应用于TS 1 1卫星系统中的存储模块容错设计。The reliability of an on board computer mostly depends on the reliability of the memory module According to the fault mode in aerospace, the paper gives out a method of memory module design called EDAC(Error Correction And Detection), for the TS 1 1 small satellite designed in the Harbin Institute of Technology We introduce the optimized EDAC design for the memory module implemented in the TS 1 1 small satellite

关 键 词:TS-1.1 小卫星 星务计算机 RAM 纠检错电路 设计 

分 类 号:V446[航空宇航科学与技术—飞行器设计] TP302.8[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象