多通道抽取FIR滤波器的FPGA高效实现  被引量:2

High Efficiency Implementation of FPGA-based Multi-channel Decimation FIR Filter

在线阅读下载全文

作  者:高珊[1] 李鹏[1] 单聪 

机构地区:[1]西安电子工程研究所,西安710100 [2]装甲兵军事代表局驻西安地区军事代表室,西安710000

出  处:《火控雷达技术》2014年第2期63-67,共5页Fire Control Radar Technology

基  金:装备预先研究项目(41101080103)

摘  要:针对多频连续波雷达的技术要求,提出了一种基于FPGA的多通道抽取FIR滤波器的高效实现方案。该方案采用滤波器的对称结构、抽取的高效结构、流水线和时分复用技术等对传统的滤波器设计方法进行了改进,并利用Quartus II、Matlab以及ModelSim等软件对该方案进行了仿真验证,最后给出结果比较和性能分析。仿真结果表明该方案在系统速度没有增加的基础上,节省了大量的FPGA资源,易于工程实现。Aiming at technical requirements for the Multi-frequency Continuous Wave ( MFCW) Radar, a high efficiency implementation plan for FPGA-based multi-channel decimation FIR filter is proposed. This plan uses symmetrical structure of filter, high efficiency structure of decimation, pipelining and Time Division Multiplexing technique to improve methods of designing the traditional filters. The design is simulated with the softwares like Quartus II, Matlab and ModelSim, the result comparison and performance analysis is provided finally. The simulation result shows that this design has saved a great number of FPGA resources on the basis of stabilization in system speed, and it’ s easy to implement in project.

关 键 词:多频连续波雷达 FIR滤波器 多通道 抽取 时分复用 

分 类 号:TN713[电子电信—电路与系统] TN958.94

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象